|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
321-pin staggered Ceramic Pin Grid Array
|
|
|
|
|
PowerNow! Technology - dynamische Reduzierung von Spannung und Takt bei niedriger Auslastung der CPU Clock Control - Halt State - Stop Grant State - Stop Grant Inquire State - Enhanced Power Management (EPM) Stop Grant State - Stop Clock State
|
|
|
|
I/O-Spannung (min/normal/max):
|
|
3,135 Volt / 3,3 Volt / 3,6 Volt
|
|
Temperaturbereich (min - max):
|
|
|
Verlustleistung (min/mid/normal/max):
|
|
|
|
|
K6 32 Bit - Advanced 6-Issue RISC86 superscalar Microarchitecture
|
|
|
|
|
|
|
0,18 µm CMOS (Complementary Metal Oxide Semiconductor)
|
|
|
|
|
3DNow! Technology, Extended 3DNow! und MMX (Multi Media Extensions)
|
|
|
|
|
|
|
|
|
|
|
|
|
|
- 2-way set associative - 32 KB separater Befehlscache zzgl. 20 KB predecode cache - 32 KB separater dual-ported write-back Datencache - MESI protocol support
|
|
|
- 4-way set associative - gemeinsamer write-back Befehls- und Datencache
|
|
Das interne Multiport Cache-Design ermöglicht das gleichzeitige Lesen und Beschreiben der Level1- und Level2 Caches
|
|
Sechsstufige Pipeline Zehn spezialisierte Ausführungseinheiten - 2 Integer Arithmetic-Logic Einheiten - 2 MMX Arithmetic-Logic Einheiten - 1 MMX/3DNow! Multiplikator - 1 3DNow! Arithmetic-Logic Einheit - 1 Fließkomma Einheit - 2 Lade/Speicher Einheiten - 1 Sprung Einheit Mehrere komplexe x86-to-RISC86-Befehlsdekodierer Cache Organisation und Management - Befehls Cache - Daten Cache Speicher Management Register
|
|
|
Führt bis zu 6 RISC86 Befehle pro Takt aus Zwei-Ebenen Sprungvorhersage Out-of-order Ausführung Spekulative Ausführung Registerumbenennung Befehlsvorkodierung Datenweiterleitung
|
|
|
Der AMD Mobile K6-2+ ist mit der Super7 Plattform kompatibel die 100MHz FSB und AGP unterstützt * Nachweis fehlt, dies ist ein undokumentierter AMD Mobile K6-2+
|
|