|
|
|
|
|
|
|
|
|
ACBWE, CCB2E, CCBWE, LCBIE
|
|
|
|
|
|
|
|
|
|
|
|
|
939-pin lidded Organic micro Pin Grid Array (LOµPGA)
|
|
|
|
|
Memory controller and host bridge Power Management 1. Halt State 2. STPCLK/Stop Grant State - LDTSTOP_L signal support 3. Processor Performance State (P-State) Transitions support 4. PWROK - Voltage plane isolation based upon PWROK signal 5. RESET_L and MEMRESET_L 6. On-die thermal diode 7. TERMTRIP_L Cool´n´Quiet - dynamische Reduzierung von Spannung und Takt bei niedriger Auslastung der CPU
|
|
Kernspannung (min/normal/max):
|
|
1,1 Volt (p-state mit 1000 MHz) / 1,3 Volt / 1,35 Volt
|
|
|
|
Verlustleistung (min I/O Power/TDP):
|
|
2,9 Watt (Halt/Stop Grant) / 89 Watt
|
|
|
|
K8 AMD64 Mikroarchitektur - AMD64 Technologie ● AMD64 Befehlssatzerweiterung ● 64 Bit integer Register ● 48 Bit virtuelle Adressen ● 40 Bit physische Adressen ● 16 64 Bit integer Register ● 16 128 Bit SSE/SSE2/SSE3 Register
|
|
|
|
|
|
|
|
|
|
|
90 nm Silicon-on-Insulator (SOI) Technologie
|
|
|
|
Befehlssatzerweiterungen:
|
|
3DNow! Technologie, MMX, SSE, SSE2 und SSE3 (Streaming SIMD Extensions)
|
|
|
|
|
|
|
|
- 2-way set associative - separater 64 KB Befehlscache - separater 64 KB Datencache
|
|
2 x 1024 KB Level2 Cache:
|
|
- 16-way set associative - gemeinsamer Befehls- und Datencache
|
|
HyperTransport Technology - Ein 16 Bit Link unterstützt bis zu 1000 MHz Taktrate (2000 MT/s (Mega-Transfers per Second), 4,0 GB/s) Integrierter Speichercontroller (On-Die Northbridge Logic) - 144 Bit DDR-400 mit 200 MHz (6,4 GB/s) - Dual-Channel Speicherinterface
|
|
|
NX-Bit - No eXecute Bit ist ein On-Chip Virus- und Wurmschutz
|
|
Multiprozessorunterstützung:
|
|
|
|
Verwendung des Performance Rating
|
|