|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
754-pin lidded Organic micro Pin Grid Array (LOµPGA)
|
|
|
|
|
|
|
Power Management - Halt State - STPCLK/Stop Grant State - LDTSTOP_L signal support - Memory controller and host bridge power management - Processor performance state (P-State) transition support - Voltage plane isolation based upon PWROK signal - Low-power state while RESET_L signal is asserted - On-die thermal diode Cool´n´Quiet - dynamische Reduzierung von Spannung und Takt bei niedriger Auslastung der CPU
|
|
Kernspannung (min/normal):
|
|
1,1 Volt (p-state mit 1000 MHz) / 1,4 Volt
|
|
|
|
Verlustleistung (min I/O Power/minTDP/TDP):
|
|
2,2 Watt (Halt/Stop Grant) / 20,7 Watt (p-state mit 1000 MHz) / 59 Watt
|
|
|
|
|
K8 AMD64 Mikroarchitektur - AMD64 Technologie ● AMD64 Befehlssatzerweiterung ● 64 Bit integer Register ● 48 Bit virtuelle Adressen ● 40 Bit physische Adressen ● 16 64 Bit integer Register ● 16 128 Bit SSE/SSE2/SSE3 Register
|
|
|
|
|
|
|
|
|
|
|
90 nm Silicon-on-Insulator (SOI) Technologie
|
|
|
|
Befehlssatzerweiterungen:
|
|
3DNow! Technologie, MMX, SSE, SSE2 und SSE3 (Streaming SIMD Extensions)
|
|
|
|
|
|
|
|
- 2-way set associative - separater 64 KB Befehlscache - separater 64 KB Datencache
|
|
|
- 16-way set associative - gemeinsamer Befehls- und Datencache
|
|
HyperTransport Technology - Ein 16 Bit Link unterstützt bis zu 800 MHz Taktrate (1600 MT/s (Mega-Transfers per Second), 3,2 GB/s) Integrierter Speichercontroller (On-Die Northbridge Logic) - 72 Bit DDR-400 mit 200 MHz (6,4 GB/s) - Single-Channel Speicherinterface - Unterstützt bis zu 3 unbuffered DIMMs - ECC checking
|
|
|
NX-Bit - No eXecute Bit ist ein On-Chip Virus- und Wurmschutz
|
|
Multiprozessorunterstützung:
|
|
|
|
Verwendung des Performance Rating
|
|