|
|
|
W2-3DEE225GSA WinChip2-225MHz
|
|
|
|
|
|
|
|
|
|
|
296-pin staggered Ceramic Pin Grid Array
|
|
|
|
|
Statisches Power Management - normal state - stop clock state - stop grant state - stop clock snoop state - auto HALT state Dynamisches Power Management: - reduziert den Stromverbrauch im normal state - Chipbereiche, Datenpfade und die Kontrolllogik werden abgeschaltet wenn sie nicht benötigt werden
|
|
Kern-Spannung (min/normal/max):
|
|
3,45 Volt / 3,52 Volt / 3,60 Volt
|
|
Temperaturbereich (min.- max):
|
|
|
Verlustleistung (min/mid/max):
|
|
** 2,0 Watt (StopClock) / 3,9 Watt (StopGrant) / 13,0 Watt
|
|
|
|
32 Bit RISC - sehr einfache und kostengünstige RISC-Architektur - 4-stufige Pipeline
|
|
|
* 0,35 µm oder 0,25 µm CMOS (5-layer Complementary Metal Oxide Semiconductor)
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
Multiprozessorunterstützung:
|
|
|
|
|
- 2-way set associative 32 KB Befehlscache - 4-way set associative 32 KB write-back Datencache
|
|
Übersetzungs-Einheit (TU) Ausführungs-Einheit (EU) - Decodierung - Adressierung - Ausführung - Write-back X86 Zugriffs-Einheit (FU) Fließkomma-Einheit (FPU) MMX-Einheiten 3DNow! Einheiten Bus-Einheit Sprungvorhersage-Einheit
|
|
|
Komplexe Sprungvorhersage (SBP)
|
|
|
* Lt. IDT DataSheet wurde der W2 sowohl mit 0,35 µm als auch mit 0,25 µm CMOS Fertigungstechnologie hergestellt ** Verlustleistung von Prozessoren mit 0,25 µm CMOS Fertigungstechnologie Pin-Kompatibel zum Intel Pentium MMX, AMD K6 und Cyrix/IBM 6x86MX Optimiert für 16 Bit und 32 Bit Betriebssysteme und Anwendungen
|
|