|
|
|
|
|
|
|
|
|
|
|
|
Systemtakt / Systembustakt:
|
|
100 MHz / 400 MHz quad-pumped (bis zu 3,2 GB/s Datentransfer)
|
|
|
|
|
Flip-Chip micro Pin Grid Array 2 Package (FC-mPGA2)
|
|
|
|
|
|
|
Power Management System Management Mode Taktkontrolle und Low-Power States - AutoHALT powerdown state - Stop Grant state - HALT/Grant snoop state - Sleep state - Bus response during Low-Power states Thermal Monitor - Thermal Diode
|
|
|
|
Temperaturbereich (min/max):
|
|
|
|
|
|
|
Intel NetBurst 32 Bit Mikroarchitektur - Hyper-Pipelined Technology - Rapid Execution Engine - Advance Dynamic Execution
|
|
|
|
|
|
|
|
|
|
|
130 nm CMOS (Complementary Metal Oxide Semiconductor)
|
|
|
|
Befehlssatzerweiterungen:
|
|
|
|
|
|
|
Speicherunterstützung bis zu:
|
|
|
|
|
Multiprozessorunterstützung:
|
|
ja, Systeme mit bis zu 2 Prozessoren
|
|
|
|
- execution trace Cache - stores 12K micro-ops and removes decoder latency from main execution loops
|
|
|
- advanced transfer Cache - 8-way set-associative - gemeinsamer Befehls- und Datencache - mit Fehlerkorrektur ECC (error correcting code)
|
|
Zwei Integer Arithmetic-Logic Einheiten die mit doppeltem Prozessortakt arbeiten Erweiterte Floating Point Unit mit 128 Bit Register Erweiterte Multi-Media Unit mit 128 Bit Register Quad-pumped FSB (überträgt vier Datenpakete pro Takt) AGTL+ Systembus
|
|
|
Unterstützt Intels Hyper-Threading Technology Advanced System Management Features - Processor Information ROM (PIROM) - System Management BUS (SMBus) - OEM Scratch EEPROM - Machine Check Architecture (MCA) Advanced Dynamic Execution - Very deep out-of-order execution - Erweiterte Sprungvorhersage Spekulative Befehlsausführung
|
|
|
|