|
|
|
Texas Instruments 486SXLC2-50
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
168-pin Ceramic Pin Grid Array
|
|
|
|
|
|
|
|
Temperaturbereich (min - max):
|
|
|
Verlustleistung (normal/max):
|
|
|
|
|
|
|
CMOS (Complementary Metal Oxide Semiconductor)
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
8 KB Level1 Cache: - 4-way set associative - gemeinsamer Befehls- und Datencache - konfigurierbar als write-through oder write-back
|
|
Arithmetic-Logic Einheit Cache-Speicher Einheit Segmentier Einheit Speicherverwaltungs Einheit BUS Schnittstellen Einheit
|
|
|
Integriertes Speichermanagement - Paged, Virtual Memory Support Befehlsdecodierung Parallele Befehlsausführung (Pipelining) Parity check Burst-Modi zur Beschleunigung externer Zugriffe
|
|
Multiprozessorunterstützung:
|
|
|
|
Ich bin auf der Suche nach Datenblättern von TI 486 Prozessoren. Sollten sie ergänzende Informationen oder Datenblätter dazu haben, senden sie mir bitte eine E-Mail.
|
|