|
|
|
|
|
|
|
|
|
CCAJC, CAAKC, CAAMC, CAAOC, CAATC
|
|
|
|
|
|
|
|
|
|
|
|
|
754-pin lidless organic micro Pin Grid Array (LOµPGA)
|
|
|
|
|
|
|
Memory controller and host bridge Power Management 1. Halt State 2. STPCLK/Stop Grant State - LDTSTOP_L signal support 3. Processor Performance State (P-State) Transitions support 4. PWROK - Voltage plane isolation based upon PWROK signal 5. RESET_L and MEMRESET_L 6. On-die thermal diode 7. TERMTRIP_L
|
|
Kernspannung (min/normal):
|
|
1,3 Volt (p-state mit 800 MHz) / 1,5 Volt
|
|
|
|
Verlustleistung (minTDP/TDP):
|
|
35 Watt (p-state mit 800 MHz) / 89 Watt
|
|
|
|
|
K8 AMD64 Mikroarchitektur - AMD64 Technologie ● AMD64 Befehlssatzerweiterung ● 64 Bit integer Register ● 48 Bit virtuelle Adressen ● 40 Bit physische Adressen ● 16 64 Bit integer Register ● 16 128 Bit SSE/SSE2 Register
|
|
|
|
|
|
|
|
|
|
|
130 nm Silicon-on-Insulator (SOI) Technologie
|
|
|
|
Befehlssatzerweiterungen:
|
|
3DNow! Technologie, MMX, SSE und SSE2 (Streaming SIMD Extensions)
|
|
|
|
|
|
|
|
- 2-way set associative - separater 64 KB Befehlscache - separater 64 KB Datencache
|
|
|
- 16-way set associative - gemeinsamer Befehls- und Datencache
|
|
HyperTransport Technology - Ein 16 Bit Link unterstützt bis zu 800 MHz Taktrate (1600 MT/s (Mega-Transfers per Second), 3,2 GB/s) Integrierter Speichercontroller (On-Die Northbridge Logic) - 72 Bit DDR SDRAM von 100 MHz bis zu 200 MHz - Single-Channel Speicherinterface
|
|
|
|
Multiprozessorunterstützung:
|
|
|
|
Verwendung des Performance Rating Unterstützt sowohl 32- als auch 64-Bit Betriebssysteme und Software zu 100%
|
|