|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
638-pin lidless Organic micro Pin Grid Array (LOµPGA)
|
|
|
|
|
|
|
Enhanced PowerNow! - dynamische Reduzierung von Spannung und Takt bei niedriger Auslastung der CPU Dynamic Power Management - sorgt für längere Laufzeiten im Akku-Betrieb oder höchst mögliche Leistung im Netzbetrieb Independent Dynamic Core Technology - sorgt für längere Laufzeiten im Akku-Betrieb durch dynamische Steuerung der Taktfrequenz CoolCore Technology - sorgt für längere Laufzeiten im Akku-Betrieb mittels abschalten nicht benötigter Funktionen im Prozessor System Management Mode ACPI-compliant including support for processor performance states Multiple Low-Power States Supported Power States - C0 Normal, - C1 HALT State - C1E/S1 - S3
|
|
Kernspannung (normal/max):
|
|
|
|
|
Verlustleistung (minTDP/TDP):
|
|
|
|
|
* K8 AMD64 Mikroarchitektur - AMD64 Technologie ● AMD64 Befehlssatzerweiterung ● 64 Bit integer Register ● 48 Bit virtuelle Adressen ● 40 Bit physische Adressen ● 16 64 Bit integer Register ● 16 128 Bit SSE/SSE2/SSE3 Register
|
|
|
|
|
|
|
|
|
|
|
|
|
65 nm Silicon-on-Insulator (SOI) Technologie
|
|
|
|
Befehlssatzerweiterungen:
|
|
3DNow! Technologie, MMX, SSE, SSE2 und SSE3 (Streaming SIMD Extensions)
|
|
|
|
|
|
Multiprozessorunterstützung:
|
|
|
|
|
- 2-way set associative - separater 64 KB Befehlscache - separater 64 KB Datencache
|
|
|
- 16-way set associative - gemeinsamer Befehls- und Datencache
|
|
HyperTransport Technology - Ein 16 Bit Link unterstützt bis zu 2000 MHz Taktrate (4000 MT/s (Mega-Transfers per Second), 8,0 GB/s) Integrierter Speichercontroller (On-Die Northbridge Logic) - 144 Bit DDR2-800 mit 400 MHz (12,8 GB/s) - Dual-Channel Speicherinterface - Unterstützt bis zu 2 unbuffered SO-DIMMs
|
|
|
NX-Bit - No eXecute Bit ist ein On-Chip Virus- und Wurmschutz AMD Virtualisations Technology (Pacifica) - unterschiedliche Betriebssysteme oder Versionen laufen auf einem System nebeneinander - Softwareentwickler können die Kompatibilität ihrer Programme auf mehreren Betriebssystemen gleichzeitig testen
|
|
|
* Der Turion X2 ist eine Hybrid-CPU. Basis ist die K8-Mikroarchitektur mit Features der K10 Mikroarchitektur.
|
|