|
|
|
Intel Celeron Mikroprozessor Spezifikationen
|
|
|
|
|
|
|
|
566/128/66/1.5V / 566/128/66/1.7V / 566/128/66/1.75V
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
370-pin Flip Chip Pin Grid Array
|
|
|
|
|
QR02, QZ44, SL46T, SL4PC, SL5L5
|
|
|
|
|
Powermanagement Clock Control - AutoHALT Power Down state - HALT/Grant snoop state - Sleep state - Deep sleep state
|
|
|
|
|
|
|
|
|
|
|
Temperaturbereich (min/max):
|
|
|
|
|
|
|
|
3,74 Watt (Deep sleep) / 14,9 Watt (TDP) / 20,71 Watt (max)
|
|
|
|
11,55 Watt (Deep sleep) / 19,2 Watt (TDP) / 21,66 Watt (max)
|
|
|
|
P6 32 Bit - dynamic execution Mikroarchitektur - dual independent Busarchitektur
|
|
|
|
|
|
|
0,18 µm CMOS (Complementary Metal Oxide Semiconductor)
|
|
|
|
|
MMX und SSE (70 zusätzliche Streaming SIMD Extensions)
|
|
|
|
|
|
|
|
|
|
|
|
|
|
- nonblocking - separater 16 KB Befehlscache - separater 16 KB Datencache
|
|
|
- 4-way set-associative - gemeinsamer Befehls- und Datencache
|
|
Integer Arithmetic-Logic Einheit Fließkomma Einheit MMX Arithmetic-Logic Einheit Hol/Dekodier Einheit Sende/Ausführungs Einheit Übergabe Einheit Busschnittstellen Einheit GTL+ Systembus On-Die Thermal Diode
|
|
|
Integriertes Speichermanagement Mehrfache Sprungvorhersage Out-of-Order Ausführung Spekulative Ausführung Register Umbenennung
|
|
|
|
|
|
|
|
|