|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
370-pin Flip Chip Pin Grid Array 2
|
|
|
|
|
* QME2, QRN7, SL5VQ, SL6CA, SL6RM
|
|
|
* SL5VQ, SL5ZE, SL6CA, SL6JR, SL6RM
|
|
|
Powermanagement Clock Control - AutoHALT Power Down state - Stop Grant State - HALT/Grant snoop state - Sleep state - Deep sleep state
|
|
|
|
|
|
|
|
|
16,23 Watt (Deep sleep) / 29,35 Watt (max)
|
|
|
|
P6 32 Bit - dynamic execution Mikroarchitektur - dual independent Busarchitektur
|
|
|
|
|
|
|
0,13 µm CMOS (Complementary Metal Oxide Semiconductor)
|
|
|
|
|
MMX und SSE (70 zusätzliche Streaming SIMD Extensions)
|
|
|
|
|
|
|
|
|
|
|
|
|
|
- nonblocking - separater 16 KB Befehlscache - separater 16 KB Datencache
|
|
|
- 8-way set-associative - gemeinsamer Befehls- und Datencache
|
|
Integer Arithmetic-Logic Einheit Fließkomma Einheit MMX Arithmetic-Logic Einheit Hol/Dekodier Einheit Sende/Ausführungs Einheit Übergabe Einheit Busschnittstellen Einheit GTL+ Systembus On-Die Thermal Diode
|
|
|
Integriertes Speichermanagement Mehrfache Sprungvorhersage Out-of-Order Ausführung Spekulative Ausführung Register Umbenennung
|
|
|
* Einige OEM/Tray und Boxed Celeron wurden mit identischer sSpec verkauft. Es ist deshalb nur auf der Rechnung oder dem Label auf der Verpackung zu erkennen, zu welcher Gruppe dieser gehört.
|
|