|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
495-pin micro Pin Grid Array 2 (PPGA-B495)
|
|
|
|
|
|
|
Powermanagement Clock Control - AutoHALT state - Stop grant state - HALT/GRANT snoop state - Quick start state - Sleep state - Deep sleep state
|
|
Kernspannung (min/normal/max):
|
|
1,62 Volt / 1,7 Volt / 1,74 Volt
|
|
|
|
Temperaturbereich (min/max):
|
|
|
|
|
Verlustleistung (min/max):
|
|
5,22 Watt (Deep Sleep mode) / 37,44 Watt
|
|
|
|
P6 32 Bit - dynamic execution Mikroarchitektur - Low-Power GTL+ Systembus - dual independent Busarchitektur
|
|
|
|
|
|
|
0,18 µm CMOS (Complementary Metal Oxide Semiconductor)
|
|
|
|
|
MMX und SSE (70 zusätzliche Streaming SIMD Extensions)
|
|
|
|
|
|
|
|
|
|
|
|
|
|
- 4-way set associative - separater 16 KB Befehlscache - separater 16 KB write back Datencache
|
|
|
- on-die cache - 4-way set-associative - gemeinsamer Befehls- und Datencache - arbeitet mit Prozessortakt - ECC (error correcting code) geschützt
|
|
Integer Arithmetic-Logic Einheit Fließkomma Einheit MMX Arithmetic-Logic Einheit Hol/Dekodier Einheit Sende/Ausführungs Einheit Übergabe Einheit Busschnittstellen Einheit GTL+ Systembus
|
|
|
Integriertes Speichermanagement Mehrfache Sprungvorhersage Out-of-Order Ausführung Spekulative Ausführung Register Umbenennung Datenflussanalyse Fehleranalyse Paritätsprüfung
|
|
|
|