|
Intel Mobile Celeron Module
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
280-pin Mobile Module (MMC-1)
|
|
|
280-pin Mobile Module Connector 1
|
|
|
|
|
Powermanagement Clock Control - AutoHALT state - Stop Grant state - HALT/GRANT Snoop state - Quick Start state - Sleep state - Deep Sleep state
|
|
|
|
|
|
Temperaturbereich (min/max):
|
|
|
|
|
Verlustleistung (min/mid):
|
|
0,5 Watt (Sleep state) 1,2 Watt (Stop Grant state)
|
|
|
|
P6 32 Bit - dynamic execution Mikroarchitektur - Low-Power GTL+ Systembus - dual independent Busarchitektur
|
|
|
|
|
0,25 µm CMOS (Complementary Metal Oxide Semiconductor)
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
- 4-way set associative - separater 16 KB Befehlscache - separater 16 KB write back Datencache
|
|
|
- on-die cache - 4-way set-associative - gemeinsamer Befehls- und Datencache - arbeitet mit Prozessortakt
|
|
Integer Arithmetic-Logic Einheit Fließkomma Einheit MMX Arithmetic-Logic Einheit Hol/Dekodier Einheit Sende/Ausführungs Einheit Übergabe Einheit Busschnittstellen Einheit GTL+ Systembus 82443DX Host Bridge System Controller Integrated Active Thermal Feedback System
|
|
|
Integriertes Speichermanagement Mehrfache Sprungvorhersage Out-of-Order Ausführung Spekulative Ausführung Register Umbenennung Datenflussanalyse Fehleranalyse Paritätsprüfung
|
|
|
Prozessoren auf MC-x Modulen gibt es in unterschiedlichen Design- und Prozessorrevisionen, siehe MMC Identifikation
|
|