|
|
|
|
|
RH80530NZ009256 / RH80530NZ00925E / RH80530WZ009256
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
478-pin micro Flip Chip Pin Grid Array
|
|
|
|
|
|
|
|
|
|
|
|
|
Powermanagement Clock Control - AutoHALT state - HALT/GRANT snoop state - Quick start state - Deep sleep state
|
|
Kernspannung (min/normal/max):
|
|
1,425 Volt / 1,45 Volt / 1,475 Volt
|
|
Temperaturbereich (min/max):
|
|
|
|
|
Verlustleistung (min/max):
|
|
12,66 Watt (Deep Sleep mode) / 30,97 Watt
|
|
|
|
|
P6 32 Bit - dynamic execution Mikroarchitektur - Low-Power AGTL Systembus
|
|
|
|
|
FPA1, FPB1 (QJG4 = FPA1 / SL6H9 = FPB1)
|
|
|
0,13 µm CMOS (Complementary Metal Oxide Semiconductor)
|
|
|
|
|
MMX und SSE (70 zusätzliche Streaming SIMD Extensions)
|
|
|
|
|
|
|
|
|
|
|
|
|
|
- 4-way set associative - separater 16 KB Befehlscache - separater 16 KB write back Datencache
|
|
|
- advanced Transfer Cache Architecture - 8-way set-associative - gemeinsamer Befehls- und Datencache - ECC (error correcting code) geschützt
|
|
Integer Arithmetic-Logic Einheit Fließkomma Einheit MMX Arithmetic-Logic Einheit Hol/Dekodier Einheit Sende/Ausführungs Einheit Übergabe Einheit Busschnittstellen Einheit AGTL Systembus Schnittstelle On-Die Thermal Diode
|
|
|
Integriertes Speichermanagement Mehrfache Sprungvorhersage Out-of-Order Ausführung Spekulative Ausführung Register Umbenennung Datenflussanalyse Fehleranalyse Paritätsprüfung
|
|
|
Qualifications Samples haben keine Teile-Nummer oder Prozessorparameter aufgedruckt und sind nur mittels sSpec zu identifizieren.
|
|