|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
242-contact Single Edge Processor Package (PLGA-Mikroprozessorchip)
|
|
|
|
|
SL2QG, SL2SY, SL2TR, SL2YN
|
|
|
Powermanagement Clock Control - AutoHALT Power Down state - HALT/Grant snoop state - Sleep state - Deep sleep state
|
|
|
|
Temperaturbereich (min/max):
|
|
|
|
|
|
|
P6 32 Bit - dynamic execution Mikroarchitektur - dual independent Busarchitektur
|
|
|
|
|
|
|
0,25 µm CMOS (Complementary Metal Oxide Semiconductor)
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
- nonblocking - separater 16 KB Befehlscache - separater 16 KB Datencache
|
|
Integer Arithmetic-Logic Einheit Fließkomma Einheit MMX Arithmetic-Logic Einheit Hol/Dekodier Einheit Sende/Ausführungs Einheit Übergabe Einheit Busschnittstellen Einheit GTL+ Systembus
|
|
|
Integriertes Speichermanagement Mehrfache Sprungvorhersage Out-of-Order Ausführung Spekulative Ausführung Register Umbenennung
|
|
|
Aufgrund des fehlenden L2 Cache war der Celeron 266 bei eineigen Anwendungen langsamer als ein 233MHz Pentium MMX der ersten Generation. Allerdings hatte er großes Übertaktungspotential auf bis zu 333 MHz.
|
|