|
|
|
Markteinführung der AMD Athlon XP-M(obile) Prozessoren für den Sockel 754 war im Frühherbst 2004. Dessen Kern beruht nicht auf der K7 Mikroarchitektur des Athlon XP, sondern auf der K8 Mikroarchitektur des Athlon 64, hat jedoch keine 64-Bit Erweiterung. Die Schnittstelle zum Mainboard ist der Sockel 754.
AMD Athlon XP-M “Dublin (Revision SH-C0)”
|
|
|
K8 Mikroarchitektur 130 nm CMOS Fertigungstechnologie 32 Bit Datenbreite HyperTransport Technologie mit 800 MHz (1600 MT/s / 3,2 GB/s) AMD PowerNow! Technologie 3DNow! Technologie, MMX, SSE und SSE2 Enhanced Virus Protection 128 KB L1 Cache (jeweils 64 KB Befehls- und write-back Daten-Cache) 128 KB / 256 KB L2 Cache Single-Channel Speicherinterface unterstützt bis zu 4 GB Speicher Verwendung des Performance Rating Ordering Information / AMD K8 Gesamtübersicht
|
|
|
|
|
|
|
|
|
|
AMD Athlon XP-M ES_EVT Engineering Sample
|
|
|
|
CPU-Typ: Kern: Revision: Stepping Code: Sockel: CPU-Takt: Systemtakt: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
754-Pin LOµPGA Dublin C0 oder CG
754
64/32 Bit 128 KB (64/64) 128 KB 130 nm SOI 35/2001
|
|
|
|
|
OPN: AM8260195021 D43NJOD
|
|
|
|
AMD Athlon XP-M 2800+
|
|
|
|
CPU-Typ: Kern: Revision: Stepping Code: Sockel: CPU-Takt: Systemtakt: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
754-Pin LOµPGA Dublin SH-C0
754 1600 MHz 800 MHz HT 64/32 Bit 128 KB (64/64) 128 KB 130 nm SOI
|
|
|
|
|
OPN: AHN2800BIX2AP
|
|
|
|
AMD Athlon XP-M 3000+
|
|
|
|
CPU-Typ: Kern: Revision: Stepping Code: Sockel: CPU-Takt: Systemtakt: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
754-Pin LOµPGA Dublin SH-C0
754 1600 MHz 800 MHz HT 64/32 Bit 128 KB (64/64) 256 KB 130 nm SOI
|
|
|
|
|
OPN: AHN3000BIX3AP
|
|
|
|
AMD Athlon XP-M “Dublin (Revision CG)”
|
|
|
K8 Mikroarchitektur 130 nm CMOS Fertigungstechnologie 32 Bit Datenbreite HyperTransport Technologie mit 800 MHz (1600 MT/s / 3,2 GB/s) AMD PowerNow! Technologie 3DNow! Technologie, MMX, SSE und SSE2 Enhanced Virus Protection 128 KB L1 Cache (jeweils 64 KB Befehls- und write-back Daten-Cache) 128 KB / 256 KB L2 Cache Single-Channel Speicherinterface unterstützt bis zu 4 GB Speicher Verwendung des Performance Rating Ordering Information / AMD K8 Gesamtübersicht
|
|
|
|
|
|
AMD Athlon XP-M 2800+
|
|
|
|
CPU-Typ: Kern: Revision: Stepping Code: Sockel: CPU-Takt: Systemtakt: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
754-Pin LOµPGA Dublin SH-CG CAAZC 754 1600 MHz 800 MHz HT 64/32 Bit 128 KB (64/64) 128 KB 130 nm SOI 45/2004
|
|
|
|
|
OPN: AHN2800BIX2AR
|
|
|
|
AMD Athlon XP-M 2800+
|
|
|
|
CPU-Typ: Kern: Revision: Stepping Code: Sockel: CPU-Takt: Systemtakt: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
754-Pin LOµPGA Dublin DH-CG CBAEC 754 1600 MHz 800 MHz HT 64/32 Bit 128 KB (64/64) 128 KB 130 nm SOI 05/2005
|
|
|
|
|
OPN: AHN2800BIX2AX
|
|
|
|
AMD Athlon XP-M 2800+
|
|
|
|
CPU-Typ: Kern: Revision: Stepping Code: Sockel: CPU-Takt: Systemtakt: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
754-Pin LOµPGA Dublin CH-CG CCAUC 754 1600 MHz 800 MHz HT 64/32 Bit 128 KB (64/64) 128 KB 130 nm SOI 25/2004
|
|
|
|
|
OPN: AHN2800BIX2AY
|
|
|
|
AMD Athlon XP-M 3000+
|
|
|
|
CPU-Typ: Kern: Revision: Stepping Code: Sockel: CPU-Takt: Systemtakt: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
754-Pin LOµPGA Dublin DH-CG LBAZC 754 1600 MHz 800 MHz HT 64/32 Bit 128 KB (64/64) 256 KB 130 nm SOI 02/2005
|
|
|
|
|
OPN: AHN3000BIX3AX
|
|
|
|
AMD Athlon XP-M 3000+
|
|
|
|
CPU-Typ: Kern: Revision: Stepping Code: Sockel: CPU-Takt: Systemtakt: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
754-Pin LOµPGA Dublin CH-CG CCASC 754 1600 MHz 800 MHz HT 64/32 Bit 128 KB (64/64) 256 KB 130 nm SOI 19/2004
|
|
|
|
|
OPN: AHN3000BIX3AY
|
|
|
|
|