|
|
|
Markteinführung der Cyrix 6x86L(ow-Voltage) Prozessoren, welche zur fünften Generation der x86-Prozessoren zählen, war 1996. Diese superskalaren und superpipelined Mikroprozessoren sind Pin-kompatibel zum Intel Pentium und können deshalb auf den zu dieser Zeit gängigen Sockel 7 Hauptplatinen betrieben werden. Da die Integer-Leistung des 6x86 gleich getakteten Intel Pentium Prozessoren deutlich überlegen ist, wurde das so genannte P-Rating, wie schon beim 6x86, angewendet. Demnach ist zum Beispiel ein 6x86L PR200+ mit 150 MHz Prozessortakt so schnell wie ein Intel Pentium mit 150 MHz.
Cyrix 6x86L-P Low-Voltage Prozessoren
|
|
|
3.000.000 Transistoren 0,35 µm CMOS Fertigungstechnologie superpipelined, superscalare Architektur (2 Befehle können je Takt gleichzeitig ausgeführt werden) 64 Bit Datenbus 32 Bit Adressbus MMU (Memory Management Unit) 16 KB + 256 Byte L1 Cache unterstützt bis zu 4 GB Speicher Verwendung des P-Rating (relative Leistungsfähigkeit zum Intel Pentium)
|
|
|
|
|
|
|
|
|
|
Cyrix 6x86L-P150+GP
|
|
|
296-Pin sCPGA 7 120 MHz 60 MHz x 2 (fix) 64/32 Bit 16 KB + 256 Byte 3.000.000 CMOS 0,35 µm 2,8 Volt
|
|
|
|
|
Cyrix 6x86L-P166+GP
|
|
|
|
CPU-Typ: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Transistoren: Technologie: Spannung: Produktionsdatum: Made by:
|
|
|
296-Pin sCPGA 7 133 MHz 66 MHz x 2 (fix) 64/32 Bit 16 KB + 256 Byte 3.000.000 CMOS 0,35 µm 2,8 Volt 01/1997 IBM/Canada
|
|
|
15100109016
|
|
|
|
|
|
Cyrix 6x86L-PR Low-Voltage Prozessoren
|
|
|
3.000.000 Transistoren 0,35 µm CMOS Fertigungstechnologie superpipelined, superscalare Architektur (2 Befehle können je Takt gleichzeitig ausgeführt werden) 64 Bit Datenbus 32 Bit Adressbus MMU (Memory Management Unit) 16 KB + 256 Byte L1 Cache unterstützt bis zu 4 GB Speicher Verwendung des PR-Rating Crelative Leistungsfähigkeit zum Intel Pentium)
|
|
|
|
|
|
Cyrix 6x86L-PR133+GP
|
|
|
296-Pin sCPGA 7 110 MHz 55 MHz x 2 (fix) 64/32 Bit 16 KB + 256 Byte 3.000.000 CMOS 0,35 µm 2,8 Volt
IBM /USA
|
|
|
|
|
Cyrix 6x86L-PR150+GP
|
|
|
296-Pin sCPGA 7 120 MHz 60 MHz x 2 (fix) 64/32 Bit 16 KB + 256 Byte 3.000.000 CMOS 0,35 µm 2,8 Volt
|
|
|
|
|
Cyrix 6x86L-PR166+GP
|
|
|
296-Pin sCPGA 7 133 MHz 66 MHz x 2 (fix) 64/32 Bit 16 KB + 256 Byte 3.000.000 CMOS 0,35 µm 2,8 Volt 21/1997 IBM / Canada
|
|
|
|
|
Cyrix 6x86L-PR166+GP
|
|
|
296-Pin sCPGA 7 133 MHz 66 MHz x 2 (fix) 64/32 Bit 16 KB + 256 Byte 3.000.000 CMOS 0,35 µm 3,3 Volt 09/1997 IBM / USA
|
|
|
|
|
Cyrix 6x86L-PR200+GP
|
|
|
296-Pin sCPGA 7 150 MHz 75 MHz x 2 (fix) 64/32 Bit 16 KB + 256 Byte 3.000.000 CMOS 0,35 µm 2,8 Volt 14/1997 IBM / Canada
|
|
|
|
|
Cyrix 6x86L-PR200+GP
|
|
|
|
CPU-Typ: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Transistoren: Technologie: Spannung: Produktionsdatum: Made by:
|
|
|
296-Pin sCPGA 7 150 MHz 75 MHz x 2 (fix) 64/32 Bit 16 KB + 256 Byte 3.000.000 CMOS 0,35 µm 3,3 Volt
IBM / Canada
|
|
|
|
|
|
|
Cyrix 6x86LV-PR Mobile Low-Voltage Prozessoren
|
|
|
3.000.000 Transistoren 0,35 µm CMOS Fertigungstechnologie superpipelined, superscalare Architektur (2 Befehle können je Takt gleichzeitig ausgeführt werden) 64 Bit Datenbus 32 Bit Adressbus MMU (Memory Management Unit) 16 KB + 256 Byte L1 Cache unterstützt bis zu 4 GB Speicher Verwendung des PR-Rating Crelative Leistungsfähigkeit zum Intel Pentium)
|
|
|
|
|
|
Cyrix 6x86LV-PR166+GP
|
|
|
|
CPU-Typ: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Transistoren: Technologie: Spannung: Produktionsdatum: Made by:
|
|
|
296-Pin sCPGA 7 133 MHz 66 MHz x 2 (fix) 64/32 Bit 16 KB + 256 Byte 3.000.000 CMOS 0,35 µm 2,45 Volt 16/1997 IBM /USA
|
|
|
|
|
Mobile Prozessor
|
|
|
|
|