|
|
|
Markteinführung der AMD Duron war am 19.06.2000. Die Microarchitektur des Duron Spitfire und Morgan entspricht der des Athlon mit Thunderbird Core, hat jedoch nur einen L2 Cache mit 64 KB. Der Duron wurde mit Taktraten von 600 MHz bis 1800 MHz angeboten. Als Schnittstelle zum Mainboard benötigt der er den Sockel A.
Vom AMD Duron gibt es neben den beiden Modellen Spitfire und Morgan noch den Applebred der technologisch vom Athlon XP abstammt. AMDs Duron wurde vorrangig in kostengünstigen Budget PCs eingebaut.
AMD Duron “Spitfire (Model 3)”
|
|
|
K7 superpipelined superscalare Mikroarchitektur 25.000.000 Transistoren 0,18 µm CMOS Fertigungstechnologie 64 Bit Datenbus 32 Bit Datenbreite 3DNow! Professional, Enhanced 3DNow! und MMX 128 KB L1 Cache (64 KB Befehls- und 64 KB write-back Daten-Cache) 64 KB L2 Cache unterstützt bis zu 4 GB Speicher Ordering Information / AMD K7 Gesamtübersicht
|
|
|
|
|
|
|
|
|
|
AMD Duron 600 MHz
|
|
|
|
CPU-Typ: Kern: Stepping Code: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
453-Pin sCPGA Spitfire AKBA A 600 MHz 100 / 200 MHz x 6,0 64/32 Bit 128 KB (64/64) 64 KB 25.000.000 0,18 µm 29/2000
|
|
|
|
|
OPN: D600AST1B
|
|
|
|
AMD Duron 600 MHz
|
|
|
|
CPU-Typ: Kern: Stepping Code: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
453-Pin sCPGA Spitfire AKBA A 600 MHz 100 / 200 MHz x 6,0 64/32 Bit 128 KB (64/64) 64 KB 25.000.000 0,18 µm 32/2000
|
|
|
|
|
OPN: D600AUT1B
|
|
|
|
AMD Duron 650 MHz
|
|
|
|
CPU-Typ: Kern: Stepping Code: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
453-Pin sCPGA Spitfire
A 650 MHz 100 / 200 MHz x 6,5 64/32 Bit 128 KB (64/64) 64 KB 25.000.000 0,18 µm
|
|
|
|
|
OPN: D650AST1B
|
|
|
|
AMD Duron 650 MHz
|
|
|
|
CPU-Typ: Kern: Stepping Code: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
453-Pin sCPGA Spitfire AKCA A 650 MHz 100 / 200 MHz x 6,5 64/32 Bit 128 KB (64/64) 64 KB 25.000.000 0,18 µm 45/2000
|
|
|
|
|
OPN: D650AUT1B
|
|
|
|
AMD Duron 700 MHz
|
|
|
|
CPU-Typ: Kern: Stepping Code: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
453-Pin sCPGA Spitfire
A 700 MHz 100 / 200 MHz x 7,0 64/32 Bit 128 KB (64/64) 64 KB 25.000.000 0,18 µm
|
|
|
|
|
OPN: D700AST1B
|
|
|
|
AMD Duron 700 MHz
|
|
|
|
CPU-Typ: Kern: Stepping Code: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
453-Pin sCPGA Spitfire AKBA A 700 MHz 100 / 200 MHz x 7,0 64/32 Bit 128 KB (64/64) 64 KB 25.000.000 0,18 µm 39/2000
|
|
|
|
|
OPN: D700AUT1B
|
|
|
|
AMD Duron 700 MHz
|
|
|
|
CPU-Typ: Kern: Stepping Code: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
453-Pin sCPGA Spitfire AMCA A 700 MHz 100 / 200 MHz x 7,0 64/32 Bit 128 KB (64/64) 64 KB 25.000.000 0,18 µm 50/2000
|
|
|
|
|
OPN: D700AVS1B
|
|
|
|
AMD Duron 750 MHz
|
|
|
|
CPU-Typ: Kern: Stepping Code: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
453-Pin sCPGA Spitfire
A 750 MHz 100 / 200 MHz x 7,5 64/32 Bit 128 KB (64/64) 64 KB 25.000.000 0,18 µm
|
|
|
|
|
OPN: D750AST1B
|
|
|
|
AMD Duron 750 MHz
|
|
|
|
CPU-Typ: Kern: Stepping Code: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
453-Pin sCPGA Spitfire AKCA A 750 MHz 100 / 200 MHz x 7,5 64/32 Bit 128 KB (64/64) 64 KB 25.000.000 0,18 µm 45/2000
|
|
|
|
|
OPN: D750AUT1B
|
|
|
|
AMD Duron 800 MHz
|
|
|
|
CPU-Typ: Kern: Stepping Code: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
453-Pin sCPGA Spitfire AKCA A 800 MHz 100 / 200 MHz x 8,0 64/32 Bit 128 KB (64/64) 64 KB 25.000.000 0,18 µm 47/2000
|
|
|
|
|
OPN: D800AUT1B
|
|
|
|
AMD Duron 800 MHz
|
|
|
|
CPU-Typ: Kern: Stepping Code: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
453-Pin sCPGA Spitfire ANCA A 800 MHz 100 / 200 MHz x 8,0 64/32 Bit 128 KB (64/64) 64 KB 25.000.000 0,18 µm 16/2001
|
|
|
|
|
OPN: D800AVS1B
|
|
|
|
AMD Duron 850 MHz
|
|
|
|
CPU-Typ: Kern: Stepping Code: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
453-Pin sCPGA Spitfire AMCA A 850 MHz 100 / 200 MHz x 8,5 64/32 Bit 128 KB (64/64) 64 KB 25.000.000 0,18 µm 02/2001
|
|
|
|
|
OPN: D850AUT1B
|
|
|
|
AMD Duron 900 MHz
|
|
|
|
CPU-Typ: Kern: Stepping Code: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
453-Pin sCPGA Spitfire ANDA A 900 MHz 100 / 200 MHz x 9,0 64/32 Bit 128 KB (64/64) 64 KB 25.000.000 0,18 µm 34/2001
|
|
|
|
|
OPN: D900AUT1B
|
|
|
|
AMD Duron 950 MHz
|
|
|
|
CPU-Typ: Kern: Stepping Code: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
453-Pin sCPGA Spitfire ANCA A 950 MHz 100 / 200 MHz x 9,5 64/32 Bit 128 KB (64/64) 64 KB 25.000.000 0,18 µm 20/2001
|
|
|
|
|
OPN: D950AUT1B
|
|
|
|
|
|
AMD Duron “Morgan (Model 7)”
|
|
|
K7 superpipelined superscalare Mikroarchitektur 25.200.000 Transistoren 0,18 µm CMOS Fertigungstechnologie 64 Bit Datenbus 32 Bit Datenbreite 3DNow! Professional, Enhanced 3DNow!, MMX und SSE Extensions 128 KB L1 Cache (64 KB Befehls- und 64 KB write-back Daten-Cache) 64 KB L2 Cache unterstützt bis zu 4 GB Speicher Ordering Information / AMD K7 Gesamtübersicht
|
|
|
|
|
|
AMD Duron 900 MHz
|
|
|
|
CPU-Typ: Kern: Stepping Code: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
453-Pin sCPGA Morgan AHHAA A 900 MHz 100 / 200 MHz x 9,0 64/32 Bit 128 KB (64/64) 64 KB 25.200.000 0,18 µm 41/2001
|
|
|
|
|
OPN: DHD900AMT1B
|
|
|
|
AMD Duron 950 MHz Engineering Sample
|
|
|
|
CPU-Typ: Kern: Stepping Code: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
453-Pin sCPGA Morgan AHHAA A 950 MHz 100 / 200 MHz x 9,5 64/32 Bit 128 KB (64/64) 64 KB 25.200.000 0,18 µm 17/2001
|
|
|
14100180012
|
|
OPN: DHD950AMT1B
|
|
|
|
AMD Duron 950 MHz
|
|
|
|
CPU-Typ: Kern: Stepping Code: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
453-Pin sCPGA Morgan AHHAA A 950 MHz 100 / 200 MHz x 9,5 64/32 Bit 128 KB (64/64) 64 KB 25.200.000 0,18 µm 51/2001
|
|
|
|
|
OPN: DHD950AMT1B
|
|
|
|
AMD Duron 1,0 GHz
|
|
|
|
CPU-Typ: Kern: Stepping Code: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
453-Pin sCPGA Morgan AHLCA A 1000 MHz 100 / 200 MHz x 10,0 64/32 Bit 128 KB (64/64) 64 KB 25.200.000 0,18 µm 12/2002
|
|
|
|
|
OPN: DHD1000AMT1B
|
|
|
|
AMD Duron 1,1 GHz
|
|
|
|
CPU-Typ: Kern: Stepping Code: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
453-Pin sCPGA Morgan AHHAA A 1100 MHz 100 / 200 MHz x 11,0 64/32 Bit 128 KB (64/64) 64 KB 25.200.000 0,18 µm 45/2001
|
|
|
|
|
OPN: DHD1100AMT1B
|
|
|
|
AMD Duron 1,2 GHz
|
|
|
|
CPU-Typ: Kern: Stepping Code: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
453-Pin sCPGA Morgan AHLCA A 1200 MHz 100 / 200 MHz x 12,0 64/32 Bit 128 KB (64/64) 64 KB 25.200.000 0,18 µm 04/2002
|
|
|
|
|
OPN: DHD1200AMT1B
|
|
|
|
AMD Duron 1,3 GHz
|
|
|
|
CPU-Typ: Kern: Stepping Code: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
453-Pin sCPGA Morgan AHLCA A 1300 MHz 100 / 200 MHz x 13,0 64/32 Bit 128 KB (64/64) 64 KB 25.200.000 0,18 µm 11/2002
|
|
|
|
|
OPN: DHD1300AMT1B
|
|
|
|
AMD Duron 1,4 GHz
|
|
|
|
CPU-Typ: Kern: Stepping Code: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
453-Pin sCPGA Morgan
A 1400 MHz 100 / 200 MHz x 14,0 64/32 Bit 128 KB (64/64) 64 KB 25.200.000 0,18 µm
|
|
|
|
|
OPN: DHD1400AMT1B
|
|
|
|
AMD Duron “Applebred (Model 8)”
|
|
|
K7 superpipelined superscalare Mikroarchitektur 37.200.000 Transistoren 0,13 µm CMOS Fertigungstechnologie 64 Bit Datenbus 32 Bit Datenbreite 3DNow! Professional, Enhanced 3DNow!, MMX und SSE Extensions 128 KB L1 Cache (64 KB Befehls- und 64 KB write-back Daten-Cache) 64 KB L2 Cache unterstützt bis zu 4 GB Speicher Ordering Information / AMD K7 Gesamtübersicht
|
|
|
|
|
|
AMD Duron 1,4 GHz
|
|
|
|
CPU-Typ: Kern: Stepping Code: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
453-Pin sOPGA Applebred MIUGA A 1400 MHz 133 / 266 MHz x 10,5 64/32 Bit 128 KB (64/64) 64 KB 37.200.000 0,13 µm 35/2003
|
|
|
13200010010
|
|
OPN: DHD1400DLV1C
|
|
|
|
AMD Duron 1,6 GHz
|
|
|
|
CPU-Typ: Kern: Stepping Code: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
453-Pin sOPGA Applebred MIXJB A 1600 MHz 133 / 266 MHz x 12,0 64/32 Bit 128 KB (64/64) 64 KB 37.200.000 0,13 µm 07/2004
|
|
|
03200010010
|
|
OPN: DHD1600DLV1C
|
|
|
|
AMD Duron 1,8 GHz
|
|
|
|
CPU-Typ: Kern: Stepping Code: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
453-Pin sOPGA Applebred MIRGA A 1800 MHz 133 / 266 MHz x 13,5 64/32 Bit 128 KB (64/64) 64 KB 37.200.000 0,13 µm 37/2003
|
|
|
13200010010
|
|
OPN: DHD1800DLV1C
|
|
|
|
|