|
|
|
Markteinführung des AMD Mobile Duron war am 15.01.2001. Die Microarchitektur des Duron Spitfire und Camaro entspricht der des Athlon mit Thunderbird Core, hat jedoch nur einen L2 Cache mit 64 KB. Der Mobile Duron wurde mit Taktraten von 600 MHz bis 1300 MHz angeboten. Als Schnittstelle zum Mainboard benötigt der er den Sockel A.
AMD Mobile Duron “Spitfire”
|
|
|
K7 superpipelined superscalare Mikroarchitektur 25.000.000 Transistoren 0,18 µm CMOS Fertigungstechnologie 64 Bit Datenbus 32 Bit Datenbreite 3DNow! Professional, Enhanced 3DNow! und MMX 128 KB L1 Cache (64 KB Befehls- und 64 KB write-back Daten-Cache) 64 KB L2 Cache unterstützt bis zu 4 GB Speicher Ordering Information / AMD K7 Gesamtübersicht
|
|
|
|
|
|
|
|
|
|
AMD Mobile Duron 600 MHz
|
|
|
|
CPU-Typ: Kern: Stepping Code: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
453-Pin sCPGA Spitfire
A 600 MHz 100 / 200 MHz x 6,0 64/32 Bit 128 KB (64/64) 64 KB 25.000.000 0,18 µm
|
|
|
|
|
OPN: DM600AVS1B
|
|
|
|
AMD Mobile Duron 650 MHz
|
|
|
|
CPU-Typ: Kern: Stepping Code: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
453-Pin sCPGA Spitfire
A 650 MHz 100 / 200 MHz x 6,5 64/32 Bit 128 KB (64/64) 64 KB 25.000.000 0,18 µm
|
|
|
|
|
OPN: DM650AVS1B
|
|
|
|
AMD Mobile Duron 700 MHz
|
|
|
|
CPU-Typ: Kern: Stepping Code: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
453-Pin sCPGA Spitfire
A 700 MHz 100 / 200 MHz x 7,0 64/32 Bit 128 KB (64/64) 64 KB 25.000.000 0,18 µm
|
|
|
|
|
OPN: DM700AVS1B
|
|
|
|
AMD Mobile Duron “Camaro (Model 7)”
|
|
|
K7 superpipelined superscalare Mikroarchitektur 25.200.000 Transistoren 0,18 µm CMOS Fertigungstechnologie 64 Bit Datenbus 32 Bit Datenbreite 3DNow! Professional, Enhanced 3DNow!, MMX und SSE Extensions 128 KB L1 Cache (64 KB Befehls- und 64 KB write-back Daten-Cache) 64 KB L2 Cache unterstützt bis zu 4 GB Speicher Ordering Information / AMD K7 Gesamtübersicht
|
|
|
|
|
|
AMD Mobile Duron 800 MHz
|
|
|
|
CPU-Typ: Kern: Stepping Code: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
453-Pin sCPGA Camaro AHSDA A 800 MHz 100 / 200 MHz x 8,0 64/32 Bit 128 KB (64/64) 64 KB 25.200.000 0,18 µm 22/2005
|
|
|
|
|
OPN: DHG0800AVS1B ?Mobile oder Low-Power Prozessor?
|
|
|
|
AMD Mobile Duron 1,0 GHz
|
|
|
|
CPU-Typ: Kern: Stepping Code: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
453-Pin sCPGA Camaro AHLCA A 1000 MHz 100 / 200 MHz x 10,0 64/32 Bit 128 KB (64/64) 64 KB 25.200.000 0,18 µm 31/2003
|
|
|
|
|
OPN: DHG1000AVS1B ?Mobile oder Low-Power Prozessor?
|
|
|
|
AMD Mobile Duron 800 MHz
|
|
|
|
CPU-Typ: Kern: Stepping Code: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
453-Pin sCPGA Camaro AHAAA A 800 MHz 100 / 200 MHz x 8,0 64/32 Bit 128 KB (64/64) 64 KB 25.200.000 0,18 µm 31/2001
|
|
|
|
|
OPN: DHM0800ALS1B
|
|
|
|
AMD Mobile Duron 850 MHz
|
|
|
|
CPU-Typ: Kern: Stepping Code: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
453-Pin sCPGA Camaro AHHAA A 850 MHz 100 / 200 MHz x 8,5 64/32 Bit 128 KB (64/64) 64 KB 25.200.000 0,18 µm 29/2001
|
|
|
|
|
OPN: DHM0850ALS1B
|
|
|
|
AMD Mobile Duron 850 MHz
|
|
|
|
CPU-Typ: Kern: Stepping Code: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
453-Pin sCPGA Camaro
A 850 MHz 100 / 200 MHz x 8,5 64/32 Bit 128 KB (64/64) 64 KB 25.200.000 0,18 µm
|
|
|
|
|
Compaq OEM Prozessor OPN: DHM0850AVS1BM
|
|
|
|
AMD Mobile Duron 900 MHz
|
|
|
|
CPU-Typ: Kern: Stepping Code: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
453-Pin sCPGA Camaro AHLCA A 900 MHz 100 / 200 MHz x 9,0 64/32 Bit 128 KB (64/64) 64 KB 25.200.000 0,18 µm 02/2000
|
|
|
|
|
OPN: DHM0900AQS1B
|
|
|
|
AMD Mobile Duron 950 MHz
|
|
|
|
CPU-Typ: Kern: Stepping Code: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
453-Pin sCPGA Camaro AHHAA A 950 MHz 100 / 200 MHz x 9,5 64/32 Bit 128 KB (64/64) 64 KB 25.200.000 0,18 µm 48/2001
|
|
|
|
|
OPN: DHM0950AQS1B
|
|
|
|
AMD Mobile Duron 1,0 GHz
|
|
|
|
CPU-Typ: Kern: Stepping Code: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
453-Pin sCPGA Camaro AHLCA A 1000 MHz 100 / 200 MHz x 10,0 64/32 Bit 128 KB (64/64) 64 KB 25.200.000 0,18 µm 10/2002
|
|
|
|
|
OPN: DHM1000AKQ1B
|
|
|
|
AMD Mobile Duron 1,0 GHz
|
|
|
|
CPU-Typ: Kern: Stepping Code: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
453-Pin sCPGA Camaro AHLDA A 1000 MHz 100 / 200 MHz x 10,0 64/32 Bit 128 KB (64/64) 64 KB 25.200.000 0,18 µm 22/2002
|
|
|
|
|
OPN: DHM1000AVS1B
|
|
|
|
AMD Mobile Duron 1,1 GHz
|
|
|
|
CPU-Typ: Kern: Stepping Code: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
453-Pin sCPGA Camaro AHLCA A 1100 MHz 100 / 200 MHz x 11,0 64/32 Bit 128 KB (64/64) 64 KB 25.200.000 0,18 µm 09/2002
|
|
|
|
|
OPN: DHM1100AHQ1B
|
|
|
|
AMD Mobile Duron 1,2 GHz
|
|
|
|
CPU-Typ: Kern: Stepping Code: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
453-Pin sCPGA Camaro AGOIA A 1200 MHz 100 / 200 MHz x 12,0 64/32 Bit 128 KB (64/64) 64 KB 25.200.000 0,18 µm 19/2002
|
|
|
14100062313
|
|
OPN: DHM1200AQQ1B
|
|
|
|
AMD Mobile Duron 1,3 GHz
|
|
|
|
CPU-Typ: Kern: Stepping Code: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
453-Pin sCPGA Camaro
A 1300 MHz 100 / 200 MHz x 13,0 64/32 Bit 128 KB (64/64) 64 KB 25.200.000 0,18 µm
|
|
|
|
|
OPN: DHM1300ALQ1B
|
|
|
|
AMD Mobile Duron “? Palomino Core ?”
|
|
|
Undokumentierte mOBGA Duron Prozessoren, die höchstwahrscheinlich für den mobilen Einsatz gedacht waren. Das AGKFA-Stepping lässt auf einen Palomino-Core schließen und auch der Fertigungszeitpunkt in der 37. Kw. 2001 würde dazu passen.
|
|
|
|
|
|
AMD Mobile Duron 800 MHz Engineering Sample
|
|
|
|
CPU-Typ: Kern: Stepping Code: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
564-Ball mOBGA
AGKFA
800 MHz 100 / 200 MHz x 8,0 64/32 Bit 128 KB (64/64) 64 KB
37/2001
|
|
|
15100116011
|
|
OPN: DHW0800BLS1B ?Mobile Prozessor?
|
|
|
|
AMD Mobile Duron 950 MHz Qual(ifikations) Unit
|
|
|
|
CPU-Typ: Kern: Stepping Code: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: Busbreite: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: Produktionsdatum:
|
|
|
564-Ball mOBGA
AGKFA
950 MHz 100 / 200 MHz x 9,5 64/32 Bit 128 KB (64/64) 64 KB
|
|
|
15100116011
|
|
OPN: DHW0950BLS1B ?Mobile Prozessor?
|
|
|
|
|