|
|
|
Markteinführung der 4.Generation der 80x86 Prozessoren war am 10.04.1989. Die i486er nutzen als Schnittstelle zum Mainboard bei Markteinführung den Sockel 1, später auch den Sockel 2 bzw. den Sockel 3.
Intel 80486DX Prozessoren
|
|
|
1.200.000 Transistoren CHMOS Fertigungstechnologie mit 1,0 µm, 0,8 µm oder 0,6 µm 32 Bit CPU (Daten- und Adressbus jeweils 32 Bit) 8 KB write-through L1 Cache DX-Prozessor mit integrierter FPU (Floating Point Unit / Koprozessor) unterstützt bis zu 4 GB Speicher Ordering Information
|
|
|
|
|
|
5962-9310501QXA (MG80486DX-25)
|
|
|
|
CPU-Typ: Kern: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: FPU: Busbreite: Level1 Cache: Transistoren: Technologie: Produktionsdatum:
|
|
|
168-pin CPGA P4 1/2/3 25 MHz 25 MHz nein ja 32 Bit 8 KB 1.200.000 CHMOS 0,6 µm
|
|
|
|
|
Temperaturbereich -55°C bis +125°C
|
|
|
|
5962-9310502QXA (MG80486DX-33)
|
|
|
|
CPU-Typ: Kern: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: FPU: Busbreite: Level1 Cache: Transistoren: Technologie: Produktionsdatum:
|
|
|
168-pin CPGA P4 1/2/3 33 MHz 33 MHz nein ja 32 Bit 8 KB 1.200.000 CHMOS 0,6 µm
|
|
|
|
|
Temperaturbereich -55°C bis +125°C
|
|
|
|
5962-9310505QXA (MG80486DX-25)
|
|
|
|
CPU-Typ: Kern: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: FPU: Busbreite: Level1 Cache: Transistoren: Technologie: Produktionsdatum:
|
|
|
168-pin CPGA P4 1/2/3 25 MHz 25 MHz nein ja 32 Bit 8 KB 1.200.000 CHMOS 0,6 µm 17/1996
|
|
|
15200585013
|
|
Temperaturbereich -55°C bis +125°C
|
|
|
|
5962-9310506QXA (MG80486DX-33)
|
|
|
|
CPU-Typ: Kern: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: FPU: Busbreite: Level1 Cache: Transistoren: Technologie: Produktionsdatum:
|
|
|
168-pin CPGA P4 1/2/3 33 MHz 33 MHz nein ja 32 Bit 8 KB 1.200.000 CHMOS 0,6 µm
|
|
|
|
|
Temperaturbereich -55°C bis +125°C
|
|
|
|
A80486DX-25
|
|
|
|
CPU-Typ: Kern: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: FPU: Busbreite: Level1 Cache: Transistoren: Technologie: sSpec: Produktionsdatum:
|
|
|
168-pin CPGA P4 1/2/3 25 MHz 25 MHz nein ja 32 Bit 8 KB 1.200.000 CHMOS IV 1,0 µm SX308 39/1990
|
|
|
|
|
ohne DX Logo
|
|
|
|
A80486DX-25
|
|
|
168-pin CPGA P4 1/2/3 25 MHz 25 MHz nein ja 32 Bit 8 KB 1.200.000 CHMOS IV 1,0 µm SX418 11/1992
|
|
|
|
|
A80486DX-25 LOWPOWER
|
|
|
|
CPU-Typ: Kern: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: FPU: Busbreite: Level1 Cache: Transistoren: Technologie: sSpec: Produktionsdatum:
|
|
|
168-pin CPGA P4 1/2/3 25 MHz 25 MHz nein ja 32 Bit 8 KB 1.200.000 CHMOS IV 1,0 µm SX493 33/1992
|
|
|
|
|
SL enhanced mit Power-Management Funktionen
|
|
|
|
A80486DX-33
|
|
|
|
CPU-Typ: Kern: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: FPU: Busbreite: Level1 Cache: Transistoren: Technologie: sSpec: Produktionsdatum:
|
|
|
168-pin CPGA P4 1/2/3 33 MHz 33 MHz nein ja 32 Bit 8 KB 1.200.000 CHMOS IV 1,0 µm SX329 43/1990
|
|
|
|
|
ohne DX Logo
|
|
|
|
A80486DX-33
|
|
|
|
CPU-Typ: Kern: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: FPU: Busbreite: Level1 Cache: Transistoren: Technologie: sSpec: Produktionsdatum:
|
|
|
168-pin CPGA P4 1/2/3 33 MHz 33 MHz nein ja 32 Bit 8 KB 1.200.000 CHMOS IV 1,0 µm SX419 23/1991
|
|
|
|
|
geöffnete CPU ohne DX Logo
|
|
|
|
A80486DX-33
|
|
|
168-pin CPGA P4 1/2/3 33 MHz 33 MHz nein ja 32 Bit 8 KB 1.200.000 CHMOS IV 1,0 µm SX729 37/1993
|
|
|
|
|
A80486DX-33 &E5V1X
|
|
|
|
CPU-Typ: Kern: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: FPU: Busbreite: Level1 Cache: Transistoren: Technologie: sSpec: Produktionsdatum:
|
|
|
168-pin CPGA P4 1/2/3 33 MHz 33 MHz nein ja 32 Bit 8 KB 1.200.000 CHMOS IV 1,0 µm SX810 23/1994
|
|
|
|
|
SL enhanced mit Power-Management Funktionen
|
|
|
|
A80486DX-33 SA5V1X
|
|
|
|
CPU-Typ: Kern: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: FPU: Busbreite: Level1 Cache: Transistoren: Technologie: sSpec: Produktionsdatum:
|
|
|
168-pin CPGA P4 1/2/3 33 MHz 33 MHz nein ja 32 Bit 8 KB 1.200.000 CHMOS IV 1,0 µm SX767 31/1993
|
|
|
|
|
SL enhanced mit Power-Management Funktionen
|
|
|
|
A80486DX-50
|
|
|
168-pin CPGA P4 2/3 50 MHz 50 MHz nein ja 32 Bit 8 KB 1.200.000 CHMOS V 0,8 µm SX546 21/1993
|
|
|
|
|
KU80486DX-33 &E5V2X
|
|
|
|
CPU-Typ: Kern: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: FPU: Busbreite: Level1 Cache: Transistoren: Technologie: sSpec: Produktionsdatum:
|
|
|
196-pin PQFP P4
33 MHz 33 MHz nein ja 32 Bit 8 KB 1.200.000 CHMOS IV 1,0 µm SX813
|
|
|
|
|
SL enhanced mit Power-Management Funktionen
|
|
|
|
KU80486DX-33 SA5V1X
|
|
|
|
CPU-Typ: Kern: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: FPU: Busbreite: Level1 Cache: Transistoren: Technologie: sSpec: Produktionsdatum:
|
|
|
196-pin PQFP P4
33 MHz 33 MHz nein ja 32 Bit 8 KB 1.200.000 CHMOS IV 1,0 µm SX778
|
|
|
|
|
SL enhanced mit Power-Management Funktionen
|
|
|
|
KU80486DX-33 SB5V2X
|
|
|
|
CPU-Typ: Kern: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: FPU: Busbreite: Level1 Cache: Transistoren: Technologie: sSpec: Produktionsdatum:
|
|
|
196-pin PQFP P4 1/2/3 33 MHz 33 MHz nein ja 32 Bit 8 KB 1.200.000 CHMOS IV 1,0 µm SX766 26/1993
|
|
|
|
|
CPU auf 168-pin Adapter für Sockel 1 SL enhanced mit Power-Management Funktionen
|
|
|
|
SB80486DX-33 &E3V1X
|
|
|
|
CPU-Typ: Kern: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: FPU: Busbreite: Level1 Cache: Transistoren: Technologie: sSpec: Produktionsdatum:
|
|
|
208-pin SQFP P4
33 MHz 33 MHz nein ja 32 Bit 8 KB 1.200.000 CHMOS IV 1,0 µm SX814
|
|
|
|
|
Mobile Prozessor, SL enhanced mit Power-Management Funktionen
|
|
|
|
SB80486DX-33 SC3V1X
|
|
|
|
CPU-Typ: Kern: Sockel: CPU-Takt: Bustakt: Taktmultiplikator: FPU: Busbreite: Level1 Cache: Transistoren: Technologie: sSpec: Produktionsdatum:
|
|
|
208-pin SQFP P4
33 MHz 33 MHz nein ja 32 Bit 8 KB 1.200.000 CHMOS IV 1,0 µm SX772 34/1993
|
|
|
|
|
Mobile Prozessor, SL enhanced mit Power-Management Funktionen
|
|
|
|
|