|
|
|
Markteinführung der Mobile Core Pentium Dual-Core Prozessoren war Ende 2007. Diese Prozessorreihe basiert auf der im Frühjahr 2006 eingeführten Intel “Core” Mikroarchitektur. Die Schnittstelle zum Mainboard ist der Sockel P.
Mobile Pentium Dual-Core “Merom-2M” Prozessoren
|
|
|
Intel “Core” Mikroarchitektur 167.000.000 Transistoren 65 nm Fertigungsprozess 2 Prozessorkerne Extended Memory 64 Technologie Enhanced Intel Speedstep Technologie Execute Disable Bit MMX, SSE, SSE2, SSE3 und SSSE3 je Prozessorkern 64 KB L1 Cache (32 KB Daten- und 32 KB Befehlscache) 1024 KB L2 Cache Ordering Information
|
|
|
|
|
|
Mobile Pentium Dual-Core T2310
|
|
|
|
CPU-Typ: Kern: Sockel: CPU-Takt: Taktmultiplikator: Systemtakt: Systembustakt: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: sSpec: Produktionsdatum:
|
|
|
478-pin mFC-PGA Merom-2M P 1467 MHz x 11,0 133 MHz 533 MHz 64 KB (32/32) 1024 KB 167.000.000 65 nm SLAEC 32/2007
|
|
|
|
|
LF80537GE0201M 1.46/1M/533
|
|
|
|
Mobile Pentium Dual-Core T2330
|
|
|
|
CPU-Typ: Kern: Sockel: CPU-Takt: Taktmultiplikator: Systemtakt: Systembustakt: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: sSpec: Produktionsdatum:
|
|
|
478-pin mFC-PGA Merom-2M P 1600 MHz x 12,0 133 MHz 533 MHz 64 KB (32/32) 1024 KB 167.000.000 65 nm SLA4K 49/2007
|
|
|
|
|
LF80537GE0251M 1.60/1M/533
|
|
|
|
Mobile Pentium Dual-Core T2370
|
|
|
|
CPU-Typ: Kern: Sockel: CPU-Takt: Taktmultiplikator: Systemtakt: Systembustakt: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: sSpec: Produktionsdatum:
|
|
|
478-pin mFC-PGA Merom-2M P 1733 MHz x 13,0 133 MHz 533 MHz 64 KB (32/32) 1024 KB 167.000.000 65 nm SLA4J 11/2008
|
|
|
|
|
LF80537GE0301M 1.73/1M/533
|
|
|
|
Mobile Pentium Dual-Core T2390
|
|
|
|
CPU-Typ: Kern: Sockel: CPU-Takt: Taktmultiplikator: Systemtakt: Systembustakt: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: sSpec: Produktionsdatum:
|
|
|
478-pin mFC-PGA Merom-2M P 1867 MHz x 14,0 133 MHz 533 MHz 64 KB (32/32) 1024 KB 167.000.000 65 nm SLA4H 15/2008
|
|
|
|
|
LF80537GE0361M 1.86/1M/533
|
|
|
|
Mobile Pentium Dual-Core T2410
|
|
|
|
CPU-Typ: Kern: Sockel: CPU-Takt: Taktmultiplikator: Systemtakt: Systembustakt: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: sSpec: Produktionsdatum:
|
|
|
478-pin mFC-PGA Merom-2M P 2000 MHz x 15,0 133 MHz 533 MHz 64 KB (32/32) 1024 KB 167.000.000 65 nm SLA4G
|
|
|
|
|
LF80537GE0411M 2.00/1M/533
|
|
|
|
Mobile Pentium Dual-Core T3200
|
|
|
|
CPU-Typ: Kern: Sockel: CPU-Takt: Taktmultiplikator: Systemtakt: Systembustakt: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: sSpec: Produktionsdatum:
|
|
|
478-pin mFC-PGA Merom-2M P 2000 MHz x 12,0 166 MHz 667 MHz 64 KB (32/32) 1024 KB 167.000.000 65 nm SLAVG 38/2008
|
|
|
|
|
LF80537GF0411M 2.00/1M/667
|
|
|
|
Mobile Pentium Dual-Core T3400
|
|
|
|
CPU-Typ: Kern: Sockel: CPU-Takt: Taktmultiplikator: Systemtakt: Systembustakt: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: sSpec: Produktionsdatum:
|
|
|
478-pin mFC-PGA Merom-2M P 2167 MHz x 13,0 166 MHz 667 MHz 64 KB (32/32) 1024 KB 167.000.000 65 nm SLB3P 20/2009
|
|
|
|
|
LF80537GF0481M 2.16/1M/667
|
|
|
|
|
|
Mobile Pentium Dual-Core “Penryn-3M” Prozessoren
|
|
|
Intel “Core” Mikroarchitektur 228.000.000 Transistoren 45 nm Fertigungsprozess 2 Prozessorkerne Extended Memory 64 Technologie Enhanced Intel Speedstep Technologie Execute Disable Bit MMX, SSE, SSE2, SSE3 und SSSE3 je Prozessorkern 64 KB L1 Cache (32 KB Daten- und 32 KB Befehlscache) 1024 KB L2 Cache Ordering Information
|
|
|
|
|
|
Mobile Pentium Dual-Core T4200
|
|
|
|
CPU-Typ: Kern: Sockel: CPU-Takt: Taktmultiplikator: Systemtakt: Systembustakt: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: sSpec: Produktionsdatum:
|
|
|
478-pin mFC-PGA Penryn-3M P 2000 MHz x 10,0 200 MHz 800 MHz 64 KB (32/32) 1024 KB 228.000.000 45 nm SLGJN 46/2008
|
|
|
|
|
AW80577GG0411MA 2.00/1M/800
|
|
|
|
Mobile Pentium Dual-Core T4300
|
|
|
|
CPU-Typ: Kern: Sockel: CPU-Takt: Taktmultiplikator: Systemtakt: Systembustakt: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: sSpec: Produktionsdatum:
|
|
|
478-pin mFC-PGA Penryn-3M P 2100 MHz x 10,5 200 MHz 800 MHz 64 KB (32/32) 1024 KB 228.000.000 45 nm SLGJM 30/2009
|
|
|
|
|
AW80577GG0451MA 2.10/1M/800
|
|
|
|
Mobile Pentium Dual-Core T4400
|
|
|
|
CPU-Typ: Kern: Sockel: CPU-Takt: Taktmultiplikator: Systemtakt: Systembustakt: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: sSpec: Produktionsdatum:
|
|
|
478-pin mFC-PGA Penryn-3M P 2200 MHz x 11,0 200 MHz 800 MHz 64 KB (32/32) 1024 KB 228.000.000 45 nm SLGJL 27/2009
|
|
|
|
|
AW80577GG0491MA 2.20/1M/800
|
|
|
|
Mobile Pentium Dual-Core T4500
|
|
|
|
CPU-Typ: Kern: Sockel: CPU-Takt: Taktmultiplikator: Systemtakt: Systembustakt: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: sSpec: Produktionsdatum:
|
|
|
478-pin mFC-PGA Penryn-3M P 2300 MHz x 11,5 200 MHz 800 MHz 64 KB (32/32) 1024 KB 228.000.000 45 nm SLGZC 42/2010
|
|
|
|
|
AW80577GG0521MA 2.30/1M/800
|
|
|
|
|
|
Low-Voltage Mobile Pentium Dual-Core “Penryn-3M” Prozessoren
|
|
|
Intel “Core” Mikroarchitektur 228.000.000 Transistoren 45 nm Fertigungsprozess 2 Prozessorkerne Extended Memory 64 Technologie Enhanced Intel Speedstep Technologie Execute Disable Bit MMX, SSE, SSE2, SSE3 und SSSE3 je Prozessorkern 64 KB L1 Cache (32 KB Daten- und 32 KB Befehlscache) 2048 KB L2 Cache Ordering Information
|
|
|
|
|
|
Mobile Pentium Dual-Core SU4100
|
|
|
|
CPU-Typ: Kern: CPU-Takt: Taktmultiplikator: Systemtakt: Systembustakt: Level1 Cache: Level2 Cache: Transistoren: Fertigungsprozess: sSpec: Produktionsdatum:
|
|
|
956-ball mFC-BGA Penryn-3M 1300 MHz x 6,5 200 MHz 800 MHz 64 KB (32/32) 2048 KB 228.000.000 45 nm SLGS4
|
|
|
|
|
AV80577UG0132M
|
|
|
Prozessorübersicht:
|
|
Intel Mobile Core Pentium Dual-Core T2xxx und T3xxx Merom-2M Serie:
|
|
|
|
Intel Mobile Core Pentium Dual-Core T4xxx Penryn-3M Serie:
|
|
|
|
Intel Mobile LV Core Pentium DC SU4xxx Penryn-3M Serie:
|
|
|
|
|
|
Weitere Links:
|
|
Ordering Information Intel Pentium (M)
|
|
|
|